图书介绍

嵌入式控制器硬件设计2025|PDF|Epub|mobi|kindle电子书版本百度云盘下载

嵌入式控制器硬件设计
  • 海博创作室编著 著
  • 出版社: 浦东电子出版社
  • ISBN:7900346147
  • 出版时间:2002
  • 标注页数:165页
  • 文件大小:9MB
  • 文件页数:175页
  • 主题词:

PDF下载


点此进入-本书在线PDF格式电子书下载【推荐-云解压-方便快捷】直接下载PDF格式图书。移动端-PC端通用
种子下载[BT下载速度快]温馨提示:(请使用BT下载软件FDM进行下载)软件下载地址页直链下载[便捷但速度慢]  [在线试读本书]   [在线获取解压码]

下载说明

嵌入式控制器硬件设计PDF格式电子书版下载

下载的文件为RAR压缩包。需要使用解压软件进行解压得到PDF格式图书。

建议使用BT下载工具Free Download Manager进行下载,简称FDM(免费,没有广告,支持多平台)。本站资源全部打包为BT种子。所以需要使用专业的BT下载软件进行下载。如BitComet qBittorrent uTorrent等BT下载工具。迅雷目前由于本站不是热门资源。不推荐使用!后期资源热门了。安装了迅雷也可以迅雷进行下载!

(文件页数 要大于 标注页数,上中下等多册电子书除外)

注意:本站所有压缩包均有解压码: 点击下载压缩包解压工具

图书目录

第1章 电子器件基础1

1.1 目标1

1.2 嵌入式微型计算机的应用1

1.3 微型计算机和微型控制器的体系结构2

1.4 数字硬件概念4

1.5 电压、电流和电阻5

1.6 二极管6

1.7 三极管7

1.8 机械开关7

1.9 晶体管打开开关8

1.10 晶体管关闭开关8

1.11 场效应管逻辑开关9

1.12 NMOS逻辑9

1.13 CMOS逻辑10

1.14 混合型MOS12

1.15 实际的晶体管12

1.16 逻辑符号13

1.17 三态逻辑14

1.18 时序图15

1.19 复用总线16

1.20 负载和噪音分析16

1.21 开发和设计过程17

第2章 微控制器概念18

2.1 冯·诺伊曼和哈佛体系结构18

2.2 微处理/控制器基础19

2.3 微控制器CPU、存储器和I/O20

2.4 设计方法20

2.5 8051 系列处理器体系结构21

2.6 8051 体系结构介绍22

2.7 8051存储器组织23

2.8 8051 CPU硬件25

2.8.1 控制单元25

2.8.2 程序计数器26

2.8.3 指令寄存器26

2.8.4 内部程序存储器26

2.8.5 内部数据存储区27

2.8.6 数据存储区28

2.8.7 RAM中00-7FH存储区28

2.8.8 在80H-FFH中的特殊功能寄存器29

2.8.9 可位寻址存储区29

2.8.10 寄存器组30

2.8.11 128个可位寻址的位空间30

2.8.12 I/O端口30

2.8.13 定时/计数器30

2.8.14 串行I/O30

2.8.15 复位电器30

2.9 振荡器和时序电路32

2.10 8051微控制器指令系统33

2.11 直接寄存器寻址34

2.12 间接寻址36

2.13 通用地址模式和指令格式40

2.14 8051地址模式41

2.15 软件开发周期42

2.16 软件开发工具43

2.17 硬件开发工具43

第3章 最坏情况下的时序、负载、分析和设计44

3.1 时序图符号约定44

3.2 上升和下降时间45

3.3 传播延迟46

3.4 建立和保持时间46

3.5 三态总线接口47

3.6 脉冲宽度和时钟频率48

3.7 输出和直流、交流负载特性分析49

3.8 计算接线电容51

3.9 CMOS驱动LSTTL时的扇出数53

3.10 传输线的影响55

3.11 接地反跳57

3.12 IC逻辑系列的特性和接口58

3.13 与TTL兼容的信号和5伏COMS的接口62

3.14 设计实例:噪音分析清单64

3.15 最坏情况时序分析实例71

第4章 存储技术和接口74

4.1 存储器分类74

4.2 辅助存储器76

4.3 存储器的易失性76

4.4 随机访问存储器76

4.5 顺序存取存储器77

4.6 直接存取存储器77

4.7 读/写存储器78

4.8 只读存储器79

4.9 其它的存储类型82

4.10 JEDEC的存储器针脚83

4.11 设备编程器83

4.12 存储器的组织84

4.13 参数考虑85

4.14 同步/异步存储器86

4.15 错误检测和纠正87

4.16 错误源87

4.17 检测方法87

4.18 存储器管理89

4.19 缓冲存储器89

4.20 虚拟存储器90

4.21 CPU对存储接口的控制线90

第5章 CPU总线接口和时序91

5.1 读写操作91

5.2 地址、数据和控制总线92

5.3 寻址空间和译码93

5.4 地址映射95

第6章 详细的系统设计实例98

6.1 中央处理单元(CPU)98

6.2 存储器选择和接口99

6.3 初步时序分析99

6.4 外部数据存储器周期106

6.4.1 外部数据存储器读周期106

6.4.2 外部数据存储器写108

6.5 设计问题1109

6.6 设计问题2110

6.7 设计问题3111

6.8 完成分析113

第7章 可编程逻辑器件114

7.1 可编程逻辑介绍115

7.2 保险丝、EPROM、EEPROM、和RAM存储技术115

7.3 PROM和PLD117

7.4 可编程逻辑阵列118

7.5 PAL型的PLD118

7.6 设计实例120

7.7 PLD开发工具122

7.8 用PLD实现简单的I/O译码和接口123

7.9 用PC设计IC124

第8章 基本输入/输出接口125

8.1 CPU的I/O接口125

8.2 8051系列的I/O端口126

8.3 输出电流限制128

8.4 简单输入/输出设备132

8.5 矩阵式键盘输入132

8.6 矩阵式显示设备134

8.7 程序控制的I/O总线接口135

8.8 实时处理137

8.9 直接存储器存取(DmA)137

8.9.1 突发DMA和单周期DMA的比较138

8.9.2 周期挪用138

8.10 基本I/O设备及其应用139

8.10.1 时序和电平转换140

8.10.2 电平转换140

8.10.3 电源继电器141

第9章 其它接口和总线周期142

9.1 中断周期142

9.2 软件中断143

9.3 硬件中断143

9.3.1 中断驱动程序单元144

9.3.2 关键代码段145

9.3.3 信号146

9.3.4 中断处理选项147

9.3.5 电平和边缘触发中断148

9.3.6 向量中断150

9.3.7 非向量中断150

9.3.8 串行处理优先权151

9.3.9 并行处理优先权151

第10章 其它有用的资源153

10.1 构建方法153

10.1.1 电源和地线板153

10.1.2 地线问题153

10.2 电磁兼容性154

10.3 静电放电效应154

10.4 容错性155

10.5 硬件开发工具156

10.6 软件开发工具157

10.7 设计时其他方面的考虑158

10.7.1 热分析和设计158

10.7.2 用电池组供电系统的考虑159

10.8 处理器性能指标159

10.9 设备选择过程160

第11章 其它接口162

11.1 模拟信号转换162

11.2 特殊的专用同步串行接口163

11.3 非常规的使用DRAM164

11.4 数字信号处理/数字录音164

热门推荐